硬件的一些粗浅总结

    xiaoxiao2021-03-26  7

    以太网有MAC(以太网媒体接入控制器)和PHY(物理接口收发器)组成。以太网MAC由IEEE802.3以太网标准定义,实现了数据链路层。 常用的MAC支持10Mbit/s和100Mbit两种速度。吉比特以太网是快速下一代以太网的下一代技术。将速度提高到了1000Mbit/s。 PCI和PCI-E PCI(外围部件互联)是有intel1991年推出的一种局部总线。PCI总线的特点如下: 数据总线为32位可以扩充到64位。 可进行突发模式的传输,突发方式是指去的总线控制权后连续进行多个数据的传输。 总线操作与处理器-存储器子系统操作并行。 采用中央集中式总线仲裁。 支持全自动配置,资源分配。PCI卡内有设备信息寄存器组为系统提供卡的信息。可实现即插即用 PCI总线规范独立于微处理器,通用性好 PCI设备可以完全作为主控设备控制总线。 PCI配置空间工分为256字节 制造商标识 设备标识:产品分类 分类码 申请存储器空间。PCI卡内有存储器或以存储器编址的寄存器和I/O空间。 申请I/O空间。配置空间中的基址寄存器用来进行系统I/O空间的申请。 中断资源的申请。配置空间中的中断引脚和中断线用来向系统申请中断资源。偏移3Dh 处为中断引脚寄存器 PCI-是intel推出的点对点串行连接。比起早先的并行构架,每个设备都有自己的专有连接。串行方式传输数据,不需要向整个总  线请求带宽。 CPLD和FPGA CPLD(复杂可编程逻辑器件)由完全可编程的与或门阵列以及宏单元构成 CPLD中的基本逻辑单元是红单元,宏单元由一些“与或”阵列加上触发器构成。其中“与或”阵列完成组合逻辑的功能,触发器完成时序 逻辑的功能。宏单元中与阵列的输出成为乘积项,其数量标志着CPLD的容量。每一个交叉点都是一个可编程熔断丝, 与CPLD不同,FPGA是基于LUT工艺,查找表本质上是一片RAM当用户通过原理图或HDL描述了一个逻辑电路以后,FPGA开发软件会自动 计算逻辑电路的所有可能结果,并且把结果实现写入RAM,这样输入一组信号进行计算就等于输入一个地址进行查找表以输出对应的结果。 FPGA可由I/O控制模块,EAB(嵌入式阵列快)LAB和快速通道互联构成。 注重原理图的分析: 注重示波器的使用: 今天到这里,爱你YZ.
    转载请注明原文地址: https://ju.6miu.com/read-650186.html

    最新回复(0)